تم تحسين XC7A50T-3FGG484E للتطبيقات ذات الطاقة المنخفضة التي تتطلب أجهزة استقبال متسلسلة ، DSP عالية ، والإنتاجية المنطقية. توفير أدنى تكلفة المواد الإجمالية للتطبيقات عالية الإنتاجية والتكلفة الحساسة.
تم تحسين XC7A50T-3FGG484E للتطبيقات ذات الطاقة المنخفضة التي تتطلب أجهزة استقبال متسلسلة ، DSP عالية ، والإنتاجية المنطقية. توفير أدنى تكلفة المواد الإجمالية للتطبيقات عالية الإنتاجية والتكلفة الحساسة.
ميزات وظيفية
منطق FPGA المتقدم عالي الأداء استنادًا إلى تقنية جدول البحث الحقيقي 6 مدخلات ، قابلة للتكوين كذاكرة موزعة.
36 كيلو بايت ذاكرة الوصول العشوائي المزدوجة بلوك المنفذ مع منطق FIFO المدمج للتخزين المؤقت للبيانات على الرقاقة.
تقنية Selecio ™ عالية الأداء ، ودعم واجهات DDR3 حتى 1866 ميجابايت/ثانية.
الاتصال التسلسلي عالي السرعة ، جهاز الإرسال والاستقبال المدمج في جيجابت ، بسرعات تتراوح من 600 ميجابايت/ثانية إلى 6.6 جيجابايت/ثانية ثم إلى 28.05 جيجابايت/ثانية ، مما يوفر وضعًا خاصًا منخفض الطاقة محسّنًا للصفائح الشريحة إلى الرقائق.
تدمج الواجهة التناظرية القابلة للتكوين للمستخدم محولًا تمثيليًا إلى رقمي قناة ثنائية القناة 12 مللي ثانية وأجهزة استشعار حرارية وطاقة على الرقاقة.
رقاقة معالج الإشارات الرقمية ، مزودة بمضاعفات 25 × 18 ، وتراكم 48 بت ، ومخطط سلم ما قبل السلم للترشيح عالي الأداء ، بما في ذلك ترشيح معامل متماثل محسّن.
رقاقة قوية لإدارة الساعة التي تجمع بين الحلقات المقفلة للمرحلة ووحدات إدارة ساعة الوضع الهجين ، قادرة على تحقيق الدقة العالية والارتعاش المنخفض.
كتلة متكاملة PCIE ، مناسبة لتصميمات نقطة نهاية Gen3 Gen3 ومنفذ الجذر.
خيارات التكوين المتعددة ، بما في ذلك دعم تخزين السلع ، وتشفير AES 256 بت مع مصادقة HRC/SHA-256 ، واكتشاف SEU المدمج وتصحيحه.