لوحة عالية السرعةيمكن أن نرى من الممارسة أن تطوير شريحة IC هو أن حجم الرقاقة أصغر وأصغر وأن عدد المسامير أكثر فأكثر من منظور شكل التعبئة والتغليف. في الوقت نفسه ، نظرًا لتطور عملية IC في السنوات الأخيرة ، فإن سرعتها أعلى وأعلى. يمكن ملاحظة أنه في مجال التصميم الإلكتروني سريع التطور اليوم ، يتطور النظام الإلكتروني المكون من شرائح IC بسرعة في اتجاه الحجم الكبير والصغير والسرعة العالية ، وسرعة التطوير أسرع وأسرع. هذا يسبب مشكلة ، أي أن تقليل حجم التصميم الإلكتروني يؤدي إلى زيادة التخطيط وكثافة الأسلاك في الدائرة ، بينما لا يزال تردد الإشارة في ازدياد ، فكيف نتعامل مع مشكلة عالية أصبحت إشارة السرعة عاملاً رئيسياً لنجاح التصميم. مع التحسين السريع للمنطق وتردد ساعة النظام في النظام الإلكتروني وانحدار حافة الإشارة ، أصبح تأثير الترابط البيني وخصائص طبقة اللوحة للوحة الدائرة المطبوعة على الأداء الكهربائي للنظام أكثر أهمية. بالنسبة لتصميم التردد المنخفض ، لا يمكن النظر في تأثير الترابط التعثر وطبقة اللوحة. عندما يتجاوز التردد 50 ميجا هرتز ، يجب مراعاة علاقة الترابط مع خط النقل ، ويجب أيضًا مراعاة المعلمات الكهربائية للوحة الدائرة المطبوعة عند تقييم أداء النظام. لذلك ، يجب أن يواجه تصميم النظام عالي السرعة مشاكل التوقيت الناتجة عن تأخير التوصيل البيني ومشاكل سلامة الإشارة مثل الحديث المتبادل وتأثير خط النقل.(لوحة عالية السرعة)